搜索结果

跳到导航 跳到搜索

页面标题匹配

  • | Able to use CPUID instruction 能够使用CPUID指令 ==Control Registers 控制寄存器==
    8 KB(846个字) - 2021年12月23日 (四) 09:14
  • [[Category:CPU_Registers]] {{Disputed|Talk:CPU_Registers_x86-64}}
    11 KB(868个字) - 2022年3月24日 (四) 02:16

页面内容匹配

  • | Able to use CPUID instruction 能够使用CPUID指令 ==Control Registers 控制寄存器==
    8 KB(846个字) - 2021年12月23日 (四) 09:14
  • [[Category:CPU_Registers]] {{Disputed|Talk:CPU_Registers_x86-64}}
    11 KB(868个字) - 2022年3月24日 (四) 02:16
  • 9 KB(787个字) - 2022年3月18日 (五) 10:04
  • [[CPUID]].01h:EDX [位9] 标志指定CPU是否具有内置的本地APIC。 通过解析[[MADT]],可以找到系统 在基于APIC的系统中,每个CPU由 “核心(core)” 和 “本地APIC(local APIC)” 组成。 本地APIC负责处理特定于cpu的中断配置。 除此之外,它还包含“本地向量表(LVT)”
    18 KB(1,170个字) - 2022年3月20日 (日) 15:10
  • …安全和访问控制检查,以查看你是否实际上有权访问该特定内存区域。 一旦执行了检查,有用的值(如最低和最高地址)就会根据描述符,被读取并缓存到也许不可见的CPU寄存器中。 …inear address|线性地址]]'''进行了定义, 并分别通过 '''LGDT'''、'''LLDT''' 和'''LIDT''' 指令发送到CPU。 在几乎所有的用例中,这些表都只在启动时放入内存一
    19 KB(1,405个字) - 2022年3月7日 (一) 14:01
  • …据结构。 它是[[Real Mode|实模式]]里中断向量表([[IVT]])的[[Protected Mode|保护模式]]和长模式对应物,用以告诉CPU[[Interrupt Service Routines|中断服务例程]] (ISR-Interrupt Service Rou …TR Interrupt Descriptor Table Register'''和'''Figure 2-6: Memory Management Registers'''。
    14 KB(1,074个字) - 2022年3月16日 (三) 02:13
  • …样读取要应用于特定向量的特权级别或特权设置 (我指的是每个IDT条目中存在的x86的GDT选择器),而是采用了模式的思想,因此对于SWI指令,ARM CPU将自动进入 “主管” 模式。
    34 KB(1,671个字) - 2022年1月20日 (四) 07:47
  • == 访问特定型号寄存器(Model Specific Registers) == RDMSR和WRMSR指令组访问的每个MSR都由一个32位整数标识。 MSR是64位宽的。 你的处理器上是否存在msr由 [[CPUID]] 指示。01h:EDX [位5]。
    2 KB(224个字) - 2022年3月20日 (日) 14:24
  • * [http://www.google.com/search?hl=en&ie=UTF-8&q=VGA+registers+programming&btnG=Google+Search 谷歌搜索“VGA寄存器编程”], * [http://www.osdever.net/FreeVGA/vga/graphreg.htm Graphics Registers] --控制CPU访问视频RAM的方式。
    2 KB(223个字) - 2022年3月23日 (三) 07:04
  • 系统必须提供一种允许访问PCI配置空间的机制,因为大多数CPU没有任何这样的机制。 此任务通常由主机到PCI桥 (Host Bridg 回想一下,PCI设备遵循小端序。 较低的地址包含字段的最低有效部分。 操纵此结构的软件必须特别注意,端序顺序遵循PCI设备,而不是cpu
    45 KB(3,449个字) - 2022年2月7日 (一) 03:58
  • 8 KB(378个字) - 2022年3月19日 (六) 09:43
  • 读/写逻辑控制实际读取或写入存储器的哪些Plane,以及这些值如何与CPU发送的值相关。
    32 KB(1,303个字) - 2022年4月6日 (三) 06:19
  • 如果在CPU切换到保护模式后必须使用实模式BIOS功能,那么请参阅 [[
    8 KB(409个字) - 2022年2月21日 (一) 14:23
  • * 执行UD指令。(译者注:应该指的故意执行CPU指令)
    16 KB(689个字) - 2022年3月18日 (五) 07:06
  • *默认CPU操作数长度仅为16位。 *提供的内存寻址模式比其他CPU模式更具限制性。
    8 KB(496个字) - 2021年12月17日 (五) 03:17
  • *默认CPU操作数长度仅为16位。 *提供的内存寻址模式比其他CPU模式更具限制性。
    8 KB(496个字) - 2021年12月17日 (五) 03:30
  • (gdb) info registers
    15 KB(511个字) - 2022年3月14日 (一) 12:10
  • 除x86外,主流系统中通常不提供分段功能。在保护模式下,此方法涉及将进程的每个内存区域划分为多个单元。 这由[[CPU Registers x86#段寄存器|段寄存器]]处理:''''CS、DS、SS、ES、FS、GS''''
    7 KB(222个字) - 2022年3月24日 (四) 13:19
  • …bal Descriptor Table Register (GDTR)''' 和 '''Figure 2-6: Memory Management Registers'''。
    11 KB(934个字) - 2022年3月7日 (一) 13:15
  • 20 KB(881个字) - 2022年3月15日 (二) 12:18

查看(前20个 | 后20个)(20 | 50 | 100 | 250 | 500